AG尊龙 分类>>

便携式两用数据分析存储器的设计AG尊龙凯时- 尊龙凯时官方网站- APP下载与实现pdf

2025-11-19 15:20:30
浏览次数:
返回列表

  尊龙凯时官网,尊龙凯时,AG尊龙凯时,尊龙娱乐,尊龙体育,尊龙凯时人生就是搏,尊龙凯时体育,尊龙凯时平台,ag尊龙,尊龙平台,尊龙,尊龙官网,尊龙登录入口,尊龙官方网站,尊龙app下载,尊龙凯时APP下载尊龙凯时官网,尊龙凯时,AG尊龙凯时,尊龙娱乐,尊龙体育,尊龙凯时人生就是搏,尊龙凯时体育,尊龙凯时平台,ag尊龙,尊龙平台,尊龙,尊龙官网,尊龙登录入口,尊龙官方网站,尊龙app下载,尊龙凯时APP下载尊龙凯时官网,尊龙凯时,AG尊龙凯时,尊龙娱乐,尊龙体育,尊龙凯时人生就是搏,尊龙凯时体育,尊龙凯时平台,ag尊龙,尊龙平台,尊龙,尊龙官网,尊龙登录入口,尊龙官方网站,尊龙app下载,尊龙凯时APP下载

便携式两用数据分析存储器的设计AG尊龙凯时- 尊龙凯时官方网站- 尊龙凯时APP下载与实现pdf

  针对传统通信系统仿真验证模式的弊端,本课题提出了一种便携式两用数据分析存储器的设计方法。它支持两种数据类型。一种是不具有网络帧结构的非网口数据一种是网络多媒体数据。在FPGA上编写功能模块,搭建两条数据链路,对以上两种类型的数据进行实时监控,分析,采集和存储操作,最后将其导入SDCARD中。SD卡作为一种便携式存储器件,方便研发人员对数据的存储、携带,也可以根据需要将SD卡中的数据导入PC平台对数据进行各种仿真验证处理。多媒体数据网络传输具有数据量大、网络带宽占用量大等特点。FPGA外接SDRSDRAM存储器可以对结构较大的网络数据包或是大量高速传输中的数据进行突发存储操作。SDRAM控制器主要负责FPGA内部数据流的控制,采用分层状态机的设计模式,实现主状态机与具体操作状态机的分离,结构清晰,减少了程序编写的复杂性。软件系统整体架构在FPGA上搭建完成,分成两条数据链路。非网口数据链路能够针对大量高速传输中的数据进行速率匹配、分析、采集和存储操作网口数据链路的测试数据源中包含了由流媒体服务器发送的网络多媒体音视频数据,基于FPGA对其进行分流提取,专门针对网络多媒体数据进行实时的数据结构、数据速率的监控,能够通过程序对网络数据包的帧头、协议号等信息进行分析,监控网络中音视频数据流量,并针对这种结构的数据包进行存储采集,导入SD卡,或在PC平台上进行实时监控、播放或是仿真处理。本文采用VERILOG硬件描述语言完成了对软件系统中各功能模块的描述和系统搭建工作,并在硬件开发环境中对其进行了硬件测试和功能验证。结果表明,SDRAM控制器可以完成对整个系统的数据流控,SDRAM工作速率达到80MBPS,可以完成对大量高速传输中的数据的存储操作,并且最终完成了课题预定目标。

搜索